적층 세라믹 커패시터  [일반적인 전자 기기 용 저 왜곡 설계 / 소리 울 / 좋은 바이어스 적층 세라믹 커패시터(CF_LD)]

제품 사양

공급 체제 양산(권장)
정전용량 0.47 uF ± 10 %
CASE사이즈 (EIA/JIS) 0603/1608
정격전압 25 V
tanδ (max) 10 %
온도특성 (EIA) X5R
사용온도범위 (EIA) -55 to +85 ℃
정전 용량 변화율 (EIA) ±15 %
고온부하 (%정격전압) 150 %
절연저항값 (min) 100 MΩ·μF
L사이즈 1.6 +0.20/-0.00 mm
W사이즈 0.8 +0.20/-0.00 mm
T사이즈 0.8 +0.20/-0.00 mm
e사이즈 0.35 ±0.25 mm
RoHS Compliance (10 subst.) Yes
REACH Compliance (242 subst.) Yes
IEC62474 (Ver. D29.00) Compliance Yes
Halogen Free Yes
적용 납땜법 Reflow
포장 Taping Paper 4000pcs

외관

특징

These products have high capacitance while suppressing distortion caused by the inverse piezoelectric effect

They reduce acoustic noise

제품 자료

 

시뮬레이션 데이터


링크

Q&A
 

제품환경증명서

특성 값 그래프

Sn-Zn계는 납땜은 칩 적층 세라믹 커패시터의 신뢰성에 악영향을 줍니다.
Sn-Zn계는 납땜을 사용할 경우에는 사전에 당사로 연락을 주십시오.
기재내용에 대한 상세내용 및 주문하실 때에는 당사 영업으로 문의해 주시기 바랍니다.
{{title}}